IIoT 기술 매거진 - 아이씨엔
Home » 마켓뉴스 » 신제품뉴스 » 자일링스, 업계 최대•최고 성능의 FPGA 선적

자일링스, 업계 최대•최고 성능의 FPGA 선적

자일링스가 버텍스-6 LX760 디바이스를 출시하여 선적에 들어갔다. 버텍스-6 LX760 디바이스는 출시된 제품 중에서 디자인 툴이 지원되는 업계 최대의 FPGA로 로직 밀도(raw logic density)와 업계 최고의 I/O 성능을 필요로 하는 자일링스 고객은 자일링스 ISE 디자인 수트11.4를 이용하여 바로 프로젝트에 착수할 수 있다.

3세대 자일링스 ASMBL™ 아키텍처를 사용하는 UMC의 40나노 공정으로 생산되는 버텍스-6 FPGA 제품군은 차세대 개발 툴 그리고 생산적인 개발, 디자인 마이그레이션을 보장하기 위해 버텍스-5 FPGA 제품군에서 이미 이용 가능한 광범위한 IP 라이브러리에 의해 지원된다. 경쟁사의 40나노 FPGA 와 비교해 성능은 15% 높이고 전력소모는 50% 낮춘 이 디바이스는 1.0v 코어 전압과 0.9v 저전력 옵션에서 동작한다.

버텍스-6 LX760 디바이스는 강력한 연산 성능과 높은 로직 밀도를 요하는 애플리케이션에 적합하다. 예를 들어, 이 새로운 대용량 디바이스를 이용하면 디자이너는 단일 FPGA를 통해 그 어느 때보다 더욱 다양한 ASIC 디자인을 프로토타입하거나 에뮬레이션 할 수 있다. LX760 디바이스는 높은 로직 용량 외에도 경쟁사의 FPGA에 비해 더 많은 I/O를 제공하여, 커다란 ASIC 넷리스트(netlist)를 여러 FPGA에 분할하는 번거로움을 간소화 해준다. 동시에 ISE 디자인 수트 11.4 버전은 컴파일 시간을 30% 단축시켜 크고 복잡하며 사용률이 높은 버텍스-6 디자인을 가능하게 할 뿐만 아니라 일간 디자인 실행 횟수 증가를 통해 생산성 제고를 가능케 한다.

버텍스-6 FPGA는 3가지 도메인에 최적화된 FPGA 플랫폼으로 구성되어 있으며, 서로 다른 기능을 혼합하여 다양한 고객 애플리케이션에 최적화되어 제공된다.

* 버텍스-6 LXT FPGA: 고성능 로직, DSP와 저전력 GTX 6.5Gbps 시리얼 트랜시버를 사용한 시리얼 커넥티비티를 요구하는 애플리케이션에 최적화
* 버텍스-6 SXT FPGA: 초고성능 DSP와 저전력 GTX 6.5Gbps 시리얼 트랜시버를 사용한 시리얼 커넥티비티를 요구하는 애플리케이션에 최적화
* 버텍스-6 HXT FPGA: 최대 11.2Gbps까지 지원하는 최대 64개의 GTH 시리얼 트랜시버를 사용한 초고속 시리얼 커넥티비티를 요구하는 통신 애플리케이션에 최적화

FPGA 로직 용량 2배 이상 확장

시놉시스의 신플리시티(Synplicity) 사업부의 부사장 겸 제너럴 매니저 개리 메이어스(Gary Meyers)는 “가장 큰 버텍스-5 디바이스보다 2.5배 이상의 밀도를 제공하는 버텍스-6 LX760 디바이스는 차세대 고속 프로토타이핑 플랫폼으로 전환함에 있어 당연한 선택이었다.”며 “LX760 디바이스의 첫 출하분의 수급으로 개발기간이 단축되었으며, 고객에게 최단 기간 내에 가장 앞선 프로토타입 플랫폼을 제공할 수 있었다.”고 말했다.

버텍스-6 LX760 디바이스는 업계 제일의 1,200 SelectIO 핀과 25,920Kbit 블록 RAM으로 I/O 카운트 및 임베디드 메모리에서 시스템 분할과 데이터 버퍼링 요구사항을 충족하고 있다. LX760 디바이스는 최고의 로직 및 임베디드 메모리 요건을 요하는 애플리케이션의 필요를 충족하기 위해 고속 시리얼 트랜시버를 트레이드오프 하여 보다 많은 I/O, 로직 및 임베디드 메모리 용량을 공급하고 있다.

자일링스의 마케팅 부문 수석이사인 패트릭 도르시(Patrick Dorsey)는 “자일링스는 최대의 FPGA 출하로 40나노 프로세스 기술 노드에서 첨단 아키텍처를 제공할 수 있음을 입증하고 있다.”며 “업계 선도적인 FPGA 제품으로서, 성공적인 각 버텍스 FPGA의 후속 제품군들은 새로운 수준의 용량 및 성능을 제공함으로써 고객들이 새로운 애플리케이션의 출시 기간을 단축할 수 있도록 해준다”고 말했다.

45나노 스파르탄-6 제품군과 더불어 버텍스-6 제품군은 ISE 디자인 수트, 써드파티 합성, 시뮬레이션 및 신호 무결성 툴, 레퍼런스 디자인 및 IP를 이용하는 SoC 개발시 최적 수준의 시스템 성능에 도달하는 시간을 현저히 단축하면서 소비전력을 최소화 해주는 자일링스 타깃 디자인 플랫폼의 실리콘 기반(silicon base)를 이루고 있다.

아이씨엔 매거진 2010년 02월호

추천 기술기고문


추천 뉴스

ControlSafe™ Compact Carborne Platform

아티슨, 열차 및 철도 신호 전달용 Compact Carborne Platform 출시

아티슨 (Artesyn Embedded Technologies)이 열차 제어 및 철도 신호 전달을 위한 ControlSafe™ Compact Carborne Platform을 ...

슈나이더 일렉트릭, ‘에코스트럭처 소프트웨어 솔루션’ 출시

슈나이더 일렉트릭 ‘에코스트럭처 소프트웨어 솔루션’, 자산관리와 운영효율성 잡는다

공장 생산성 향상에 기여하는 ‘EcoStruxure Maintenance Advisor’와 자산 상태 실시간 모니터를 돕는 ‘EcoStruxure Condition Advisor’의 ...

답글 남기기

이메일은 공개되지 않습니다. 필수 입력창은 * 로 표시되어 있습니다.

hilscher